Rechnerarchitektur 2017/2018 /KursID:792
- Letzter Beitrag vom 2018-02-05

Lehrende(r)

Prof. Dr. Dietmar Fey

Einrichtung

Lehrstuhl für Informatik 3 (Rechnerarchitektur)

Aufzeichnungsart

Vorlesungsreihe

Zugang

Frei

Sprache

Deutsch

Die Vorlesung baut auf die in den Grundlagen der Rechnerarchitektur und -organisation vermittelten Inhalte auf und setzt diese mit weiterführenden Themen fort. Es werden zunächst grundlegende fortgeschrittene Techniken bei Pipelineverarbeitung und Cachezugriffen in modernen Prozessoren und Parallelrechnern behandelt. Ferner wird die Architektur von Spezialprozessoren, z.B. DSPs und Embedded Prozessoren behandelt. Es wird aufgezeigt, wie diese Techniken in konkreten Architekturen (Intel Nehalem, GPGPU, Cell BE, TMS320 DSP, Embedded Prozessor ZPU) verwendet werden. Zur Vorlesung werden eine Tafel- und eine Rechnerübung angeboten, durch deren erfolgreiche Beteiligung abgestuft mit der Vorlesung 5 bzw. 7,5 ECTS erworben werden können. In den Tafelübungen werden die in der Vorlesung vermittelten Techniken durch zu lösende Aufgaben vertieft. In der Rechnerübung soll u.a. ein einfacher Vielkern-Prozessor auf Basis des ZPU-Prozessors mit Simulationswerkzeugen aufgebaut werden. Im Einzelnen werden folgende Themen behandelt:
  • Organisationsaspekte von CISC und RISC-Prozessoren

  • Behandlung von Hazards in Pipelines

  • Fortgeschrittene Techniken der dynamischen Sprungvorhersage

  • Fortgeschritten Cachetechniken, Cache-Kohärenz

  • Ausnutzen von Cacheeffekten

  • Architekturen von Digitalen Signalprozessoren

  • Architekturen homogener und heterogener Multikern-Prozessoren (Intel Corei7, Nvidia GPUs, Cell BE)

  • Architektur von Parallelrechnern (Clusterrechner, Superrechner)

  • Effiziente Hardware-nahe Programmierung von Mulitkern-Prozessoren (OpenMP, SSE, CUDA, OpenCL)

  • Leistungsmodellierung und -analyse von Multikern-Prozessoren (Roofline-Modell)

Empfohlene Literatur
  • Patterson/Hennessy: Computer Organization und Design
  • Hennessy/Patterson: Computer Architecture - A Quantitative Approach

  • Stallings: Computer Organization and Architecture

  • Märtin: Rechnerarchitekturen

Zugehörige Einzelbeiträge

Folge
Titel
Lehrende(r)
Aktualisiert
Zugang
Dauer
Medien
1
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-10-16
Frei
01:33:14
2
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-10-30
Frei
01:03:50
3
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-11-06
Frei
01:34:45
4
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-11-13
Frei
01:19:04
5
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-11-20
Frei
01:29:57
6
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-11-27
Frei
01:32:54
7
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-12-04
Frei
01:30:47
8
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-12-11
Frei
01:25:41
9
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2017-12-18
Frei
01:20:43
10
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2018-01-08
Frei
01:29:11
11
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2018-01-15
Frei
01:27:55
12
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2018-01-22
Frei
01:19:21
13
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2018-01-29
Frei
01:26:30
14
Rechnerarchitektur
Prof. Dr. Dietmar Fey
2018-02-05
Frei
01:47:27

Mehr Kurse von Prof. Dr. Dietmar Fey

Fey, Dietmar
Prof. Dr. Dietmar Fey
Vorlesung
2022-09-23
Studon
Fey, Dietmar
Prof. Dr. Dietmar Fey
Vorlesung
2018-07-09
Frei
Fey, Dietmar
Prof. Dr. Dietmar Fey
Vorlesung
2022-01-24
IdM-Anmeldung
Fey, Dietmar
Prof. Dr. Dietmar Fey
Vorlesung
2024-02-06
IdM-Anmeldung
Fey, Dietmar
Prof. Dr. Dietmar Fey
Vorlesung
2017-07-25
IdM-Anmeldung

Mehr Kurse aus der Kategorie "Technische Fakultät"

Schloss1
Thorsten Wißmann
Vorlesung
2014-07-08
Frei
Schloss1
Dr.-Ing. Christian Herglotz
Übung
2020-07-20
IdM-Anmeldung
Schloss1
Dr.-Ing. Christian Herglotz
Vorlesung
2023-07-14
IdM-Anmeldung
Schloss1
M. Sc. Marco Dietz
Übung
2021-06-01
Studon
Schloss1
Prof. Dr. Dirk Schubert
Übung
2020-06-05
Studon